Blame SOURCES/gcc48-pr70549.patch

5ed81e
2017-03-08  Bernd Schmidt  <bschmidt@redhat.com>
5ed81e
5ed81e
	PR target/70549
5ed81e
	* config/aarch64/aarch64.c (aarch64_secondary_reload): Reload
5ed81e
	CORE_REGS rclass constants in [SD]Fmode through FP_REGS.
5ed81e
5ed81e
	* g++.dg/opt/pr70549.C: New test.
5ed81e
5ed81e
--- gcc/config/aarch64/aarch64.c.jj	2017-03-08 15:50:55.000000000 +0100
5ed81e
+++ gcc/config/aarch64/aarch64.c	2017-03-08 16:01:15.426080172 +0100
5ed81e
@@ -3846,8 +3846,13 @@ aarch64_secondary_reload (bool in_p ATTR
5ed81e
       && GET_MODE_SIZE (mode) == 16 && MEM_P (x))
5ed81e
     return FP_REGS;
5ed81e
 
5ed81e
+  if (rclass == CORE_REGS
5ed81e
+      && (mode == SFmode || mode == DFmode)
5ed81e
+      && CONSTANT_P (x))
5ed81e
+    return FP_REGS;
5ed81e
+
5ed81e
   if (rclass == FP_REGS && (mode == TImode || mode == TFmode) && CONSTANT_P(x))
5ed81e
-      return CORE_REGS;
5ed81e
+    return CORE_REGS;
5ed81e
 
5ed81e
   return NO_REGS;
5ed81e
 }
5ed81e
--- gcc/testsuite/g++.dg/opt/pr70549.C.jj	2017-03-08 16:02:45.104918249 +0100
5ed81e
+++ gcc/testsuite/g++.dg/opt/pr70549.C	2017-03-08 16:02:14.000000000 +0100
5ed81e
@@ -0,0 +1,33 @@
5ed81e
+// PR target/70549
5ed81e
+// { dg-do compile }
5ed81e
+// { dg-options "-O2" }
5ed81e
+// { dg-additional-options "-fPIC" { target fpic } }
5ed81e
+
5ed81e
+struct A { float x; float y; };
5ed81e
+A a, b, c;
5ed81e
+int d, e;
5ed81e
+A bar ();
5ed81e
+void foo (A, A);
5ed81e
+inline A operator/ (A, A p2) { if (p2.x) return a; }
5ed81e
+struct B { A dval; };
5ed81e
+int baz (A, B, A, int);
5ed81e
+
5ed81e
+void
5ed81e
+test ()
5ed81e
+{
5ed81e
+  B q;
5ed81e
+  A f, g, h, k;
5ed81e
+  h.x = 1.0;
5ed81e
+  f = h;
5ed81e
+  struct A i, j = f;
5ed81e
+  do {
5ed81e
+    i = bar ();
5ed81e
+    g = i / j;
5ed81e
+    foo (g, c);
5ed81e
+    int l = baz (k, q, b, e);
5ed81e
+    if (l)
5ed81e
+      goto cleanup;
5ed81e
+    j = i;
5ed81e
+  } while (d);
5ed81e
+cleanup:;
5ed81e
+}