thebeanogamer / rpms / qemu-kvm

Forked from rpms/qemu-kvm 5 months ago
Clone

Blame SOURCES/kvm-x86-Data-structure-changes-to-support-MSR-based-feat.patch

9ae3a8
From e2f14f95ccb04db5f470d3593e2a2f2dc69187d8 Mon Sep 17 00:00:00 2001
9ae3a8
From: "plai@redhat.com" <plai@redhat.com>
9ae3a8
Date: Mon, 23 Sep 2019 20:40:23 +0200
9ae3a8
Subject: [PATCH 07/12] x86: Data structure changes to support MSR based
9ae3a8
 features
9ae3a8
9ae3a8
RH-Author: plai@redhat.com
9ae3a8
Message-id: <1569271227-28026-7-git-send-email-plai@redhat.com>
9ae3a8
Patchwork-id: 90863
9ae3a8
O-Subject: [RHEL7.8 qemu-kvm PATCH v6 06/10] x86: Data structure changes to support MSR based features
9ae3a8
Bugzilla: 1709971
9ae3a8
RH-Acked-by: Eduardo Habkost <ehabkost@redhat.com>
9ae3a8
RH-Acked-by: Bandan Das <bsd@redhat.com>
9ae3a8
RH-Acked-by: Miroslav Rezanina <mrezanin@redhat.com>
9ae3a8
9ae3a8
From: Robert Hoo <robert.hu@linux.intel.com>
9ae3a8
9ae3a8
Add FeatureWordType indicator in struct FeatureWordInfo.
9ae3a8
Change feature_word_info[] accordingly.
9ae3a8
Change existing functions that refer to feature_word_info[] accordingly.
9ae3a8
9ae3a8
Signed-off-by: Robert Hoo <robert.hu@linux.intel.com>
9ae3a8
Message-Id: <1539578845-37944-3-git-send-email-robert.hu@linux.intel.com>
9ae3a8
[ehabkost: fixed hvf_enabled() case]
9ae3a8
Signed-off-by: Eduardo Habkost <ehabkost@redhat.com>
9ae3a8
9ae3a8
(cherry picked from commit 07585923485952bf4cb7da563c9f91fecc85d09c)
9ae3a8
Signed-off-by: Paul Lai <plai@redhat.com>
9ae3a8
9ae3a8
Resolved Conflicts:
9ae3a8
	target/i386/cpu.c changes to target-i386/cpu.c
9ae3a8
9ae3a8
	x86_cpu_get_supported_feature_word() updated @ 07585923485
9ae3a8
	   dropped hvf_enabled(), tcg_enabled(), and migratable_only checks
9ae3a8
9ae3a8
Signed-off-by: Miroslav Rezanina <mrezanin@redhat.com>
9ae3a8
---
9ae3a8
 target-i386/cpu.c | 163 +++++++++++++++++++++++++++++++++++++++---------------
9ae3a8
 1 file changed, 119 insertions(+), 44 deletions(-)
9ae3a8
9ae3a8
diff --git a/target-i386/cpu.c b/target-i386/cpu.c
9ae3a8
index 838c616..488634c 100644
9ae3a8
--- a/target-i386/cpu.c
9ae3a8
+++ b/target-i386/cpu.c
9ae3a8
@@ -272,89 +272,125 @@ static const char *cpuid_apm_edx_feature_name[] = {
9ae3a8
 #define TCG_APM_FEATURES 0
9ae3a8
 
9ae3a8
 
9ae3a8
+typedef enum FeatureWordType {
9ae3a8
+    CPUID_FEATURE_WORD,
9ae3a8
+    MSR_FEATURE_WORD,
9ae3a8
+} FeatureWordType;
9ae3a8
+
9ae3a8
 typedef struct FeatureWordInfo {
9ae3a8
+    FeatureWordType type;
9ae3a8
     const char **feat_names;
9ae3a8
-    uint32_t cpuid_eax;   /* Input EAX for CPUID */
9ae3a8
-    bool cpuid_needs_ecx; /* CPUID instruction uses ECX as input */
9ae3a8
-    uint32_t cpuid_ecx;   /* Input ECX value for CPUID */
9ae3a8
-    int cpuid_reg;        /* output register (R_* constant) */
9ae3a8
+    union {
9ae3a8
+        /* If type==CPUID_FEATURE_WORD */
9ae3a8
+        struct {
9ae3a8
+            uint32_t eax;   /* Input EAX for CPUID */
9ae3a8
+            bool needs_ecx; /* CPUID instruction uses ECX as input */
9ae3a8
+            uint32_t ecx;   /* Input ECX value for CPUID */
9ae3a8
+            int reg;        /* output register (R_* constant) */
9ae3a8
+        } cpuid;
9ae3a8
+        /* If type==MSR_FEATURE_WORD */
9ae3a8
+        struct {
9ae3a8
+            uint32_t index;
9ae3a8
+            struct {   /*CPUID that enumerate this MSR*/
9ae3a8
+                FeatureWord cpuid_class;
9ae3a8
+                uint32_t    cpuid_flag;
9ae3a8
+            } cpuid_dep;
9ae3a8
+        } msr;
9ae3a8
+    };
9ae3a8
     uint32_t tcg_features; /* Feature flags supported by TCG */
9ae3a8
 } FeatureWordInfo;
9ae3a8
 
9ae3a8
 static FeatureWordInfo feature_word_info[FEATURE_WORDS] = {
9ae3a8
     [FEAT_1_EDX] = {
9ae3a8
+        .type = CPUID_FEATURE_WORD,
9ae3a8
         .feat_names = feature_name,
9ae3a8
-        .cpuid_eax = 1, .cpuid_reg = R_EDX,
9ae3a8
+        .cpuid = {.eax = 1, .reg = R_EDX, },
9ae3a8
         .tcg_features = TCG_FEATURES,
9ae3a8
     },
9ae3a8
     [FEAT_1_ECX] = {
9ae3a8
+        .type = CPUID_FEATURE_WORD,
9ae3a8
         .feat_names = ext_feature_name,
9ae3a8
-        .cpuid_eax = 1, .cpuid_reg = R_ECX,
9ae3a8
+        .cpuid = { .eax = 1, .reg = R_ECX, },
9ae3a8
         .tcg_features = TCG_EXT_FEATURES,
9ae3a8
     },
9ae3a8
     [FEAT_8000_0001_EDX] = {
9ae3a8
+        .type = CPUID_FEATURE_WORD,
9ae3a8
         .feat_names = ext2_feature_name,
9ae3a8
-        .cpuid_eax = 0x80000001, .cpuid_reg = R_EDX,
9ae3a8
+        .cpuid = { .eax = 0x80000001, .reg = R_EDX, },
9ae3a8
         .tcg_features = TCG_EXT2_FEATURES,
9ae3a8
     },
9ae3a8
     [FEAT_8000_0001_ECX] = {
9ae3a8
+        .type = CPUID_FEATURE_WORD,
9ae3a8
         .feat_names = ext3_feature_name,
9ae3a8
-        .cpuid_eax = 0x80000001, .cpuid_reg = R_ECX,
9ae3a8
+        .cpuid = { .eax = 0x80000001, .reg = R_ECX, },
9ae3a8
         .tcg_features = TCG_EXT3_FEATURES,
9ae3a8
     },
9ae3a8
     [FEAT_C000_0001_EDX] = {
9ae3a8
+        .type = CPUID_FEATURE_WORD,
9ae3a8
         .feat_names = ext4_feature_name,
9ae3a8
-        .cpuid_eax = 0xC0000001, .cpuid_reg = R_EDX,
9ae3a8
+        .cpuid = { .eax = 0x80000001, .reg = R_EDX, },
9ae3a8
         .tcg_features = TCG_EXT4_FEATURES,
9ae3a8
     },
9ae3a8
     [FEAT_KVM] = {
9ae3a8
+        .type = CPUID_FEATURE_WORD,
9ae3a8
         .feat_names = kvm_feature_name,
9ae3a8
-        .cpuid_eax = KVM_CPUID_FEATURES, .cpuid_reg = R_EAX,
9ae3a8
+        .cpuid = { .eax = KVM_CPUID_FEATURES, .reg = R_EAX, },
9ae3a8
         .tcg_features = TCG_KVM_FEATURES,
9ae3a8
     },
9ae3a8
     [FEAT_SVM] = {
9ae3a8
+        .type = CPUID_FEATURE_WORD,
9ae3a8
         .feat_names = svm_feature_name,
9ae3a8
-        .cpuid_eax = 0x8000000A, .cpuid_reg = R_EDX,
9ae3a8
+        .cpuid = { .eax = 0x8000000A, .reg = R_EDX, },
9ae3a8
         .tcg_features = TCG_SVM_FEATURES,
9ae3a8
     },
9ae3a8
     [FEAT_7_0_EBX] = {
9ae3a8
+        .type = CPUID_FEATURE_WORD,
9ae3a8
         .feat_names = cpuid_7_0_ebx_feature_name,
9ae3a8
-        .cpuid_eax = 7,
9ae3a8
-        .cpuid_needs_ecx = true, .cpuid_ecx = 0,
9ae3a8
-        .cpuid_reg = R_EBX,
9ae3a8
+        .cpuid = {
9ae3a8
+            .eax = 7,
9ae3a8
+            .needs_ecx = true, .ecx = 0,
9ae3a8
+            .reg = R_EBX,
9ae3a8
+        },
9ae3a8
         .tcg_features = TCG_7_0_EBX_FEATURES,
9ae3a8
     },
9ae3a8
     [FEAT_7_0_ECX] = {
9ae3a8
+        .type = CPUID_FEATURE_WORD,
9ae3a8
         .feat_names = cpuid_7_0_ecx_feature_name,
9ae3a8
-        .cpuid_eax = 7,
9ae3a8
-        .cpuid_needs_ecx = true, .cpuid_ecx = 0,
9ae3a8
-        .cpuid_reg = R_ECX,
9ae3a8
+        .cpuid = {
9ae3a8
+            .eax = 7,
9ae3a8
+            .needs_ecx = true, .ecx = 0,
9ae3a8
+            .reg = R_ECX,
9ae3a8
+        },
9ae3a8
         .tcg_features = TCG_7_0_ECX_FEATURES,
9ae3a8
     },
9ae3a8
     [FEAT_7_0_EDX] = {
9ae3a8
+        .type = CPUID_FEATURE_WORD,
9ae3a8
         .feat_names = cpuid_7_0_edx_feature_name,
9ae3a8
-        .cpuid_eax = 7,
9ae3a8
-        .cpuid_needs_ecx = true, .cpuid_ecx = 0,
9ae3a8
-        .cpuid_reg = R_EDX,
9ae3a8
+        .cpuid = {
9ae3a8
+            .eax = 7,
9ae3a8
+            .needs_ecx = true, .ecx = 0,
9ae3a8
+            .reg = R_EDX,
9ae3a8
+        },
9ae3a8
         .tcg_features = TCG_7_0_EDX_FEATURES,
9ae3a8
     },
9ae3a8
     [FEAT_8000_0007_EDX] = {
9ae3a8
         .feat_names = cpuid_apm_edx_feature_name,
9ae3a8
-        .cpuid_eax = 0x80000007,
9ae3a8
-        .cpuid_reg = R_EDX,
9ae3a8
+        .cpuid = { .eax = 0x80000007, .reg = R_EDX, },
9ae3a8
         .tcg_features = TCG_APM_FEATURES,
9ae3a8
     },
9ae3a8
     [FEAT_8000_0008_EBX] = {
9ae3a8
+        .type = CPUID_FEATURE_WORD,
9ae3a8
         .feat_names = cpuid_80000008_ebx_feature_name,
9ae3a8
-        .cpuid_eax = 0x80000008,
9ae3a8
-        .cpuid_needs_ecx = false, .cpuid_ecx = 0,
9ae3a8
-        .cpuid_reg = R_EBX,
9ae3a8
+        .cpuid = { .eax = 0x80000008, .reg = R_EBX, },
9ae3a8
     },
9ae3a8
     [FEAT_XSAVE] = {
9ae3a8
+        .type = CPUID_FEATURE_WORD,
9ae3a8
         .feat_names = cpuid_xsave_feature_name,
9ae3a8
-        .cpuid_eax = 0xd,
9ae3a8
-        .cpuid_needs_ecx = true, .cpuid_ecx = 1,
9ae3a8
-        .cpuid_reg = R_EAX,
9ae3a8
+        .cpuid = {
9ae3a8
+            .eax = 0xd,
9ae3a8
+            .needs_ecx = true, .ecx = 1,
9ae3a8
+            .reg = R_EAX,
9ae3a8
+        },
9ae3a8
     },
9ae3a8
 };
9ae3a8
 
9ae3a8
@@ -384,6 +420,8 @@ typedef struct ExtSaveArea {
9ae3a8
     uint32_t offset, size;
9ae3a8
 } ExtSaveArea;
9ae3a8
 
9ae3a8
+static uint32_t x86_cpu_get_supported_feature_word(FeatureWord w);
9ae3a8
+
9ae3a8
 static const ExtSaveArea ext_save_areas[] = {
9ae3a8
     [2] = { .feature = FEAT_1_ECX, .bits = CPUID_EXT_AVX,
9ae3a8
             .offset = 0x240, .size = 0x100 },
9ae3a8
@@ -1755,10 +1793,7 @@ static void kvm_cpu_fill_host(x86_def_t *x86_cpu_def)
9ae3a8
 
9ae3a8
     FeatureWord w;
9ae3a8
     for (w = 0; w < FEATURE_WORDS; w++) {
9ae3a8
-        FeatureWordInfo *wi = &feature_word_info[w];
9ae3a8
-        x86_cpu_def->features[w] =
9ae3a8
-            kvm_arch_get_supported_cpuid(s, wi->cpuid_eax, wi->cpuid_ecx,
9ae3a8
-                                         wi->cpuid_reg);
9ae3a8
+        x86_cpu_def->features[w] = x86_cpu_get_supported_feature_word(w);
9ae3a8
     }
9ae3a8
 
9ae3a8
     /*
9ae3a8
@@ -1774,19 +1809,40 @@ static void kvm_cpu_fill_host(x86_def_t *x86_cpu_def)
9ae3a8
 #endif /* CONFIG_KVM */
9ae3a8
 }
9ae3a8
 
9ae3a8
+static char *feature_word_description(FeatureWordInfo *f, uint32_t bit)
9ae3a8
+{
9ae3a8
+    assert(f->type == CPUID_FEATURE_WORD || f->type == MSR_FEATURE_WORD);
9ae3a8
+
9ae3a8
+    switch (f->type) {
9ae3a8
+    case CPUID_FEATURE_WORD:
9ae3a8
+        {
9ae3a8
+            const char *reg = get_register_name_32(f->cpuid.reg);
9ae3a8
+            assert(reg);
9ae3a8
+            return g_strdup_printf("CPUID.%02XH:%s",
9ae3a8
+                                   f->cpuid.eax, reg);
9ae3a8
+        }
9ae3a8
+    case MSR_FEATURE_WORD:
9ae3a8
+        return g_strdup_printf("MSR(%02XH)",
9ae3a8
+                               f->msr.index);
9ae3a8
+    }
9ae3a8
+
9ae3a8
+    return NULL;
9ae3a8
+}
9ae3a8
+
9ae3a8
 static void report_unavailable_features(FeatureWordInfo *f, uint32_t mask)
9ae3a8
 {
9ae3a8
     int i;
9ae3a8
+    char *feat_word_str;
9ae3a8
 
9ae3a8
     for (i = 0; i < 32; ++i) {
9ae3a8
         if (1 << i & mask) {
9ae3a8
-            const char *reg = get_register_name_32(f->cpuid_reg);
9ae3a8
-            assert(reg);
9ae3a8
+            feat_word_str = feature_word_description(f, i);
9ae3a8
             fprintf(stderr, "warning: host doesn't support requested feature: "
9ae3a8
-                "CPUID.%02XH:%s%s%s [bit %d]\n",
9ae3a8
-                f->cpuid_eax, reg,
9ae3a8
+                "%s%s%s [bit %d]\n",
9ae3a8
+                feat_word_str,
9ae3a8
                 f->feat_names[i] ? "." : "",
9ae3a8
                 f->feat_names[i] ? f->feat_names[i] : "", i);
9ae3a8
+            g_free(feat_word_str);
9ae3a8
         }
9ae3a8
     }
9ae3a8
 }
9ae3a8
@@ -2095,11 +2151,18 @@ static void x86_cpu_get_feature_words(Object *obj, Visitor *v, void *opaque,
9ae3a8
 
9ae3a8
     for (w = 0; w < FEATURE_WORDS; w++) {
9ae3a8
         FeatureWordInfo *wi = &feature_word_info[w];
9ae3a8
+        /*
9ae3a8
+                * We didn't have MSR features when "feature-words" was
9ae3a8
+                *  introduced. Therefore skipped other type entries.
9ae3a8
+                */
9ae3a8
+        if (wi->type != CPUID_FEATURE_WORD) {
9ae3a8
+            continue;
9ae3a8
+        }
9ae3a8
         X86CPUFeatureWordInfo *qwi = &word_infos[w];
9ae3a8
-        qwi->cpuid_input_eax = wi->cpuid_eax;
9ae3a8
-        qwi->has_cpuid_input_ecx = wi->cpuid_needs_ecx;
9ae3a8
-        qwi->cpuid_input_ecx = wi->cpuid_ecx;
9ae3a8
-        qwi->cpuid_register = x86_reg_info_32[wi->cpuid_reg].qapi_enum;
9ae3a8
+        qwi->cpuid_input_eax = wi->cpuid.eax;
9ae3a8
+        qwi->has_cpuid_input_ecx = wi->cpuid.needs_ecx;
9ae3a8
+        qwi->cpuid_input_ecx = wi->cpuid.ecx;
9ae3a8
+        qwi->cpuid_register = x86_reg_info_32[wi->cpuid.reg].qapi_enum;
9ae3a8
         qwi->features = array[w];
9ae3a8
 
9ae3a8
         /* List will be in reverse order, but order shouldn't matter */
9ae3a8
@@ -2390,11 +2453,23 @@ CpuDefinitionInfoList *arch_query_cpu_definitions(Error **errp)
9ae3a8
 static uint32_t x86_cpu_get_supported_feature_word(FeatureWord w)
9ae3a8
 {
9ae3a8
     FeatureWordInfo *wi = &feature_word_info[w];
9ae3a8
+    uint32_t r = 0;
9ae3a8
 
9ae3a8
-    assert(kvm_enabled());
9ae3a8
-    return kvm_arch_get_supported_cpuid(kvm_state, wi->cpuid_eax,
9ae3a8
-                                                   wi->cpuid_ecx,
9ae3a8
-                                                   wi->cpuid_reg);
9ae3a8
+    if (kvm_enabled()) {
9ae3a8
+        switch (wi->type) {
9ae3a8
+        case CPUID_FEATURE_WORD:
9ae3a8
+            r = kvm_arch_get_supported_cpuid(kvm_state, wi->cpuid.eax,
9ae3a8
+                                                        wi->cpuid.ecx,
9ae3a8
+                                                        wi->cpuid.reg);
9ae3a8
+            break;
9ae3a8
+        case MSR_FEATURE_WORD:
9ae3a8
+            r = kvm_arch_get_supported_msr_feature(kvm_state, wi->msr.index);
9ae3a8
+            break;
9ae3a8
+        }
9ae3a8
+    } else {
9ae3a8
+        return ~0;
9ae3a8
+    }
9ae3a8
+    return r;
9ae3a8
 }
9ae3a8
 
9ae3a8
 /*
9ae3a8
-- 
9ae3a8
1.8.3.1
9ae3a8