thebeanogamer / rpms / qemu-kvm

Forked from rpms/qemu-kvm 5 months ago
Clone

Blame SOURCES/kvm-target-i386-remove-tabs-from-target-i386-cpu.h.patch

9ae3a8
From 1f49705e06366e1c2fa2b2c77497ed33ca1c6a30 Mon Sep 17 00:00:00 2001
9ae3a8
From: Paolo Bonzini <pbonzini@redhat.com>
9ae3a8
Date: Mon, 23 Sep 2013 17:06:11 +0200
9ae3a8
Subject: [PATCH 01/29] target-i386: remove tabs from target-i386/cpu.h
9ae3a8
9ae3a8
RH-Author: Paolo Bonzini <pbonzini@redhat.com>
9ae3a8
Message-id: <1379955972-3080-2-git-send-email-pbonzini@redhat.com>
9ae3a8
Patchwork-id: 54486
9ae3a8
O-Subject: [RHEL 7.0 qemu-kvm PATCH 1/2] target-i386: remove tabs from target-i386/cpu.h
9ae3a8
Bugzilla: 928867
9ae3a8
RH-Acked-by: Juan Quintela <quintela@redhat.com>
9ae3a8
RH-Acked-by: Marcelo Tosatti <mtosatti@redhat.com>
9ae3a8
RH-Acked-by: Bandan Das <bsd@redhat.com>
9ae3a8
9ae3a8
Signed-off-by: Paolo Bonzini <pbonzini@redhat.com>
9ae3a8
(cherry-picked from commit e4a09c9637f13a744ad7e2bc5223df05ac582c0d)
9ae3a8
---
9ae3a8
 target-i386/cpu.h | 192 +++++++++++++++++++++++++++---------------------------
9ae3a8
 1 file changed, 96 insertions(+), 96 deletions(-)
9ae3a8
9ae3a8
Signed-off-by: Miroslav Rezanina <mrezanin@redhat.com>
9ae3a8
---
9ae3a8
 target-i386/cpu.h |  192 ++++++++++++++++++++++++++--------------------------
9ae3a8
 1 files changed, 96 insertions(+), 96 deletions(-)
9ae3a8
9ae3a8
diff --git a/target-i386/cpu.h b/target-i386/cpu.h
9ae3a8
index 058c57f..74c7899 100644
9ae3a8
--- a/target-i386/cpu.h
9ae3a8
+++ b/target-i386/cpu.h
9ae3a8
@@ -37,9 +37,9 @@
9ae3a8
 #define TARGET_HAS_ICE 1
9ae3a8
 
9ae3a8
 #ifdef TARGET_X86_64
9ae3a8
-#define ELF_MACHINE	EM_X86_64
9ae3a8
+#define ELF_MACHINE     EM_X86_64
9ae3a8
 #else
9ae3a8
-#define ELF_MACHINE	EM_386
9ae3a8
+#define ELF_MACHINE     EM_386
9ae3a8
 #endif
9ae3a8
 
9ae3a8
 #define CPUArchState struct CPUX86State
9ae3a8
@@ -98,10 +98,10 @@
9ae3a8
 #define DESC_TSS_BUSY_MASK (1 << 9)
9ae3a8
 
9ae3a8
 /* eflags masks */
9ae3a8
-#define CC_C   	0x0001
9ae3a8
-#define CC_P 	0x0004
9ae3a8
-#define CC_A	0x0010
9ae3a8
-#define CC_Z	0x0040
9ae3a8
+#define CC_C    0x0001
9ae3a8
+#define CC_P    0x0004
9ae3a8
+#define CC_A    0x0010
9ae3a8
+#define CC_Z    0x0040
9ae3a8
 #define CC_S    0x0080
9ae3a8
 #define CC_O    0x0800
9ae3a8
 
9ae3a8
@@ -109,14 +109,14 @@
9ae3a8
 #define IOPL_SHIFT 12
9ae3a8
 #define VM_SHIFT   17
9ae3a8
 
9ae3a8
-#define TF_MASK 		0x00000100
9ae3a8
-#define IF_MASK 		0x00000200
9ae3a8
-#define DF_MASK 		0x00000400
9ae3a8
-#define IOPL_MASK		0x00003000
9ae3a8
-#define NT_MASK	         	0x00004000
9ae3a8
-#define RF_MASK			0x00010000
9ae3a8
-#define VM_MASK			0x00020000
9ae3a8
-#define AC_MASK			0x00040000
9ae3a8
+#define TF_MASK                 0x00000100
9ae3a8
+#define IF_MASK                 0x00000200
9ae3a8
+#define DF_MASK                 0x00000400
9ae3a8
+#define IOPL_MASK               0x00003000
9ae3a8
+#define NT_MASK                 0x00004000
9ae3a8
+#define RF_MASK                 0x00010000
9ae3a8
+#define VM_MASK                 0x00020000
9ae3a8
+#define AC_MASK                 0x00040000
9ae3a8
 #define VIF_MASK                0x00080000
9ae3a8
 #define VIP_MASK                0x00100000
9ae3a8
 #define ID_MASK                 0x00200000
9ae3a8
@@ -238,28 +238,28 @@
9ae3a8
 #define DR7_TYPE_IO_RW       0x2
9ae3a8
 #define DR7_TYPE_DATA_RW     0x3
9ae3a8
 
9ae3a8
-#define PG_PRESENT_BIT	0
9ae3a8
-#define PG_RW_BIT	1
9ae3a8
-#define PG_USER_BIT	2
9ae3a8
-#define PG_PWT_BIT	3
9ae3a8
-#define PG_PCD_BIT	4
9ae3a8
-#define PG_ACCESSED_BIT	5
9ae3a8
-#define PG_DIRTY_BIT	6
9ae3a8
-#define PG_PSE_BIT	7
9ae3a8
-#define PG_GLOBAL_BIT	8
9ae3a8
-#define PG_NX_BIT	63
9ae3a8
+#define PG_PRESENT_BIT  0
9ae3a8
+#define PG_RW_BIT       1
9ae3a8
+#define PG_USER_BIT     2
9ae3a8
+#define PG_PWT_BIT      3
9ae3a8
+#define PG_PCD_BIT      4
9ae3a8
+#define PG_ACCESSED_BIT 5
9ae3a8
+#define PG_DIRTY_BIT    6
9ae3a8
+#define PG_PSE_BIT      7
9ae3a8
+#define PG_GLOBAL_BIT   8
9ae3a8
+#define PG_NX_BIT       63
9ae3a8
 
9ae3a8
 #define PG_PRESENT_MASK  (1 << PG_PRESENT_BIT)
9ae3a8
-#define PG_RW_MASK	 (1 << PG_RW_BIT)
9ae3a8
-#define PG_USER_MASK	 (1 << PG_USER_BIT)
9ae3a8
-#define PG_PWT_MASK	 (1 << PG_PWT_BIT)
9ae3a8
-#define PG_PCD_MASK	 (1 << PG_PCD_BIT)
9ae3a8
+#define PG_RW_MASK       (1 << PG_RW_BIT)
9ae3a8
+#define PG_USER_MASK     (1 << PG_USER_BIT)
9ae3a8
+#define PG_PWT_MASK      (1 << PG_PWT_BIT)
9ae3a8
+#define PG_PCD_MASK      (1 << PG_PCD_BIT)
9ae3a8
 #define PG_ACCESSED_MASK (1 << PG_ACCESSED_BIT)
9ae3a8
-#define PG_DIRTY_MASK	 (1 << PG_DIRTY_BIT)
9ae3a8
-#define PG_PSE_MASK	 (1 << PG_PSE_BIT)
9ae3a8
-#define PG_GLOBAL_MASK	 (1 << PG_GLOBAL_BIT)
9ae3a8
+#define PG_DIRTY_MASK    (1 << PG_DIRTY_BIT)
9ae3a8
+#define PG_PSE_MASK      (1 << PG_PSE_BIT)
9ae3a8
+#define PG_GLOBAL_MASK   (1 << PG_GLOBAL_BIT)
9ae3a8
 #define PG_HI_USER_MASK  0x7ff0000000000000LL
9ae3a8
-#define PG_NX_MASK	 (1LL << PG_NX_BIT)
9ae3a8
+#define PG_NX_MASK       (1LL << PG_NX_BIT)
9ae3a8
 
9ae3a8
 #define PG_ERROR_W_BIT     1
9ae3a8
 
9ae3a8
@@ -269,32 +269,32 @@
9ae3a8
 #define PG_ERROR_RSVD_MASK 0x08
9ae3a8
 #define PG_ERROR_I_D_MASK  0x10
9ae3a8
 
9ae3a8
-#define MCG_CTL_P	(1ULL<<8)   /* MCG_CAP register available */
9ae3a8
-#define MCG_SER_P	(1ULL<<24) /* MCA recovery/new status bits */
9ae3a8
+#define MCG_CTL_P       (1ULL<<8)   /* MCG_CAP register available */
9ae3a8
+#define MCG_SER_P       (1ULL<<24) /* MCA recovery/new status bits */
9ae3a8
 
9ae3a8
-#define MCE_CAP_DEF	(MCG_CTL_P|MCG_SER_P)
9ae3a8
-#define MCE_BANKS_DEF	10
9ae3a8
+#define MCE_CAP_DEF     (MCG_CTL_P|MCG_SER_P)
9ae3a8
+#define MCE_BANKS_DEF   10
9ae3a8
 
9ae3a8
-#define MCG_STATUS_RIPV	(1ULL<<0)   /* restart ip valid */
9ae3a8
-#define MCG_STATUS_EIPV	(1ULL<<1)   /* ip points to correct instruction */
9ae3a8
-#define MCG_STATUS_MCIP	(1ULL<<2)   /* machine check in progress */
9ae3a8
+#define MCG_STATUS_RIPV (1ULL<<0)   /* restart ip valid */
9ae3a8
+#define MCG_STATUS_EIPV (1ULL<<1)   /* ip points to correct instruction */
9ae3a8
+#define MCG_STATUS_MCIP (1ULL<<2)   /* machine check in progress */
9ae3a8
 
9ae3a8
-#define MCI_STATUS_VAL	(1ULL<<63)  /* valid error */
9ae3a8
-#define MCI_STATUS_OVER	(1ULL<<62)  /* previous errors lost */
9ae3a8
-#define MCI_STATUS_UC	(1ULL<<61)  /* uncorrected error */
9ae3a8
-#define MCI_STATUS_EN	(1ULL<<60)  /* error enabled */
9ae3a8
-#define MCI_STATUS_MISCV (1ULL<<59) /* misc error reg. valid */
9ae3a8
-#define MCI_STATUS_ADDRV (1ULL<<58) /* addr reg. valid */
9ae3a8
-#define MCI_STATUS_PCC	(1ULL<<57)  /* processor context corrupt */
9ae3a8
-#define MCI_STATUS_S	(1ULL<<56)  /* Signaled machine check */
9ae3a8
-#define MCI_STATUS_AR	(1ULL<<55)  /* Action required */
9ae3a8
+#define MCI_STATUS_VAL   (1ULL<<63)  /* valid error */
9ae3a8
+#define MCI_STATUS_OVER  (1ULL<<62)  /* previous errors lost */
9ae3a8
+#define MCI_STATUS_UC    (1ULL<<61)  /* uncorrected error */
9ae3a8
+#define MCI_STATUS_EN    (1ULL<<60)  /* error enabled */
9ae3a8
+#define MCI_STATUS_MISCV (1ULL<<59)  /* misc error reg. valid */
9ae3a8
+#define MCI_STATUS_ADDRV (1ULL<<58)  /* addr reg. valid */
9ae3a8
+#define MCI_STATUS_PCC   (1ULL<<57)  /* processor context corrupt */
9ae3a8
+#define MCI_STATUS_S     (1ULL<<56)  /* Signaled machine check */
9ae3a8
+#define MCI_STATUS_AR    (1ULL<<55)  /* Action required */
9ae3a8
 
9ae3a8
 /* MISC register defines */
9ae3a8
-#define MCM_ADDR_SEGOFF	0	/* segment offset */
9ae3a8
-#define MCM_ADDR_LINEAR	1	/* linear address */
9ae3a8
-#define MCM_ADDR_PHYS	2	/* physical address */
9ae3a8
-#define MCM_ADDR_MEM	3	/* memory address */
9ae3a8
-#define MCM_ADDR_GENERIC 7	/* generic */
9ae3a8
+#define MCM_ADDR_SEGOFF  0      /* segment offset */
9ae3a8
+#define MCM_ADDR_LINEAR  1      /* linear address */
9ae3a8
+#define MCM_ADDR_PHYS    2      /* physical address */
9ae3a8
+#define MCM_ADDR_MEM     3      /* memory address */
9ae3a8
+#define MCM_ADDR_GENERIC 7      /* generic */
9ae3a8
 
9ae3a8
 #define MSR_IA32_TSC                    0x10
9ae3a8
 #define MSR_IA32_APICBASE               0x1b
9ae3a8
@@ -304,10 +304,10 @@
9ae3a8
 #define MSR_TSC_ADJUST                  0x0000003b
9ae3a8
 #define MSR_IA32_TSCDEADLINE            0x6e0
9ae3a8
 
9ae3a8
-#define MSR_MTRRcap			0xfe
9ae3a8
-#define MSR_MTRRcap_VCNT		8
9ae3a8
-#define MSR_MTRRcap_FIXRANGE_SUPPORT	(1 << 8)
9ae3a8
-#define MSR_MTRRcap_WC_SUPPORTED	(1 << 10)
9ae3a8
+#define MSR_MTRRcap                     0xfe
9ae3a8
+#define MSR_MTRRcap_VCNT                8
9ae3a8
+#define MSR_MTRRcap_FIXRANGE_SUPPORT    (1 << 8)
9ae3a8
+#define MSR_MTRRcap_WC_SUPPORTED        (1 << 10)
9ae3a8
 
9ae3a8
 #define MSR_IA32_SYSENTER_CS            0x174
9ae3a8
 #define MSR_IA32_SYSENTER_ESP           0x175
9ae3a8
@@ -319,33 +319,33 @@
9ae3a8
 
9ae3a8
 #define MSR_IA32_PERF_STATUS            0x198
9ae3a8
 
9ae3a8
-#define MSR_IA32_MISC_ENABLE		0x1a0
9ae3a8
+#define MSR_IA32_MISC_ENABLE            0x1a0
9ae3a8
 /* Indicates good rep/movs microcode on some processors: */
9ae3a8
 #define MSR_IA32_MISC_ENABLE_DEFAULT    1
9ae3a8
 
9ae3a8
-#define MSR_MTRRphysBase(reg)		(0x200 + 2 * (reg))
9ae3a8
-#define MSR_MTRRphysMask(reg)		(0x200 + 2 * (reg) + 1)
9ae3a8
-
9ae3a8
-#define MSR_MTRRfix64K_00000		0x250
9ae3a8
-#define MSR_MTRRfix16K_80000		0x258
9ae3a8
-#define MSR_MTRRfix16K_A0000		0x259
9ae3a8
-#define MSR_MTRRfix4K_C0000		0x268
9ae3a8
-#define MSR_MTRRfix4K_C8000		0x269
9ae3a8
-#define MSR_MTRRfix4K_D0000		0x26a
9ae3a8
-#define MSR_MTRRfix4K_D8000		0x26b
9ae3a8
-#define MSR_MTRRfix4K_E0000		0x26c
9ae3a8
-#define MSR_MTRRfix4K_E8000		0x26d
9ae3a8
-#define MSR_MTRRfix4K_F0000		0x26e
9ae3a8
-#define MSR_MTRRfix4K_F8000		0x26f
9ae3a8
+#define MSR_MTRRphysBase(reg)           (0x200 + 2 * (reg))
9ae3a8
+#define MSR_MTRRphysMask(reg)           (0x200 + 2 * (reg) + 1)
9ae3a8
+
9ae3a8
+#define MSR_MTRRfix64K_00000            0x250
9ae3a8
+#define MSR_MTRRfix16K_80000            0x258
9ae3a8
+#define MSR_MTRRfix16K_A0000            0x259
9ae3a8
+#define MSR_MTRRfix4K_C0000             0x268
9ae3a8
+#define MSR_MTRRfix4K_C8000             0x269
9ae3a8
+#define MSR_MTRRfix4K_D0000             0x26a
9ae3a8
+#define MSR_MTRRfix4K_D8000             0x26b
9ae3a8
+#define MSR_MTRRfix4K_E0000             0x26c
9ae3a8
+#define MSR_MTRRfix4K_E8000             0x26d
9ae3a8
+#define MSR_MTRRfix4K_F0000             0x26e
9ae3a8
+#define MSR_MTRRfix4K_F8000             0x26f
9ae3a8
 
9ae3a8
 #define MSR_PAT                         0x277
9ae3a8
 
9ae3a8
-#define MSR_MTRRdefType			0x2ff
9ae3a8
+#define MSR_MTRRdefType                 0x2ff
9ae3a8
 
9ae3a8
-#define MSR_MC0_CTL			0x400
9ae3a8
-#define MSR_MC0_STATUS			0x401
9ae3a8
-#define MSR_MC0_ADDR			0x402
9ae3a8
-#define MSR_MC0_MISC			0x403
9ae3a8
+#define MSR_MC0_CTL                     0x400
9ae3a8
+#define MSR_MC0_STATUS                  0x401
9ae3a8
+#define MSR_MC0_ADDR                    0x402
9ae3a8
+#define MSR_MC0_MISC                    0x403
9ae3a8
 
9ae3a8
 #define MSR_EFER                        0xc0000080
9ae3a8
 
9ae3a8
@@ -549,24 +549,24 @@ typedef uint32_t FeatureWordArray[FEATURE_WORDS];
9ae3a8
 #define CPUID_MWAIT_IBE     (1 << 1) /* Interrupts can exit capability */
9ae3a8
 #define CPUID_MWAIT_EMX     (1 << 0) /* enumeration supported */
9ae3a8
 
9ae3a8
-#define EXCP00_DIVZ	0
9ae3a8
-#define EXCP01_DB	1
9ae3a8
-#define EXCP02_NMI	2
9ae3a8
-#define EXCP03_INT3	3
9ae3a8
-#define EXCP04_INTO	4
9ae3a8
-#define EXCP05_BOUND	5
9ae3a8
-#define EXCP06_ILLOP	6
9ae3a8
-#define EXCP07_PREX	7
9ae3a8
-#define EXCP08_DBLE	8
9ae3a8
-#define EXCP09_XERR	9
9ae3a8
-#define EXCP0A_TSS	10
9ae3a8
-#define EXCP0B_NOSEG	11
9ae3a8
-#define EXCP0C_STACK	12
9ae3a8
-#define EXCP0D_GPF	13
9ae3a8
-#define EXCP0E_PAGE	14
9ae3a8
-#define EXCP10_COPR	16
9ae3a8
-#define EXCP11_ALGN	17
9ae3a8
-#define EXCP12_MCHK	18
9ae3a8
+#define EXCP00_DIVZ     0
9ae3a8
+#define EXCP01_DB       1
9ae3a8
+#define EXCP02_NMI      2
9ae3a8
+#define EXCP03_INT3     3
9ae3a8
+#define EXCP04_INTO     4
9ae3a8
+#define EXCP05_BOUND    5
9ae3a8
+#define EXCP06_ILLOP    6
9ae3a8
+#define EXCP07_PREX     7
9ae3a8
+#define EXCP08_DBLE     8
9ae3a8
+#define EXCP09_XERR     9
9ae3a8
+#define EXCP0A_TSS      10
9ae3a8
+#define EXCP0B_NOSEG    11
9ae3a8
+#define EXCP0C_STACK    12
9ae3a8
+#define EXCP0D_GPF      13
9ae3a8
+#define EXCP0E_PAGE     14
9ae3a8
+#define EXCP10_COPR     16
9ae3a8
+#define EXCP11_ALGN     17
9ae3a8
+#define EXCP12_MCHK     18
9ae3a8
 
9ae3a8
 #define EXCP_SYSCALL    0x100 /* only happens in user only emulation
9ae3a8
                                  for syscall instruction */
9ae3a8
@@ -1085,7 +1085,7 @@ static inline CPUX86State *cpu_init(const char *cpu_model)
9ae3a8
 #define cpu_gen_code cpu_x86_gen_code
9ae3a8
 #define cpu_signal_handler cpu_x86_signal_handler
9ae3a8
 #define cpu_list x86_cpu_list
9ae3a8
-#define cpudef_setup	x86_cpudef_setup
9ae3a8
+#define cpudef_setup x86_cpudef_setup
9ae3a8
 
9ae3a8
 /* MMU modes definitions */
9ae3a8
 #define MMU_MODE0_SUFFIX _kernel
9ae3a8
-- 
9ae3a8
1.7.1
9ae3a8