thebeanogamer / rpms / qemu-kvm

Forked from rpms/qemu-kvm 5 months ago
Clone
9ae3a8
From 0c9168510f4ddbdec3b0a88095db2e8f3f0aeef7 Mon Sep 17 00:00:00 2001
9ae3a8
From: Eduardo Habkost <ehabkost@redhat.com>
9ae3a8
Date: Thu, 25 Jun 2015 19:31:23 +0200
9ae3a8
Subject: [PATCH 03/10] target-i386: Intel MPX
9ae3a8
9ae3a8
Message-id: <1435260689-9556-3-git-send-email-ehabkost@redhat.com>
9ae3a8
Patchwork-id: 66500
9ae3a8
O-Subject: [RHEL-7.2 qemu-kvm PATCH 2/8] target-i386: Intel MPX
9ae3a8
Bugzilla: 1233350
9ae3a8
RH-Acked-by: Igor Mammedov <imammedo@redhat.com>
9ae3a8
RH-Acked-by: Bandan Das <bsd@redhat.com>
9ae3a8
RH-Acked-by: Paolo Bonzini <pbonzini@redhat.com>
9ae3a8
9ae3a8
From: Liu Jinsong <jinsong.liu@intel.com>
9ae3a8
9ae3a8
Bugzilla: https://bugzilla.redhat.com/show_bug.cgi?id=1233350
9ae3a8
9ae3a8
Add some MPX related definiation, and hardcode sizes and offsets
9ae3a8
of xsave features 3 and 4. It also add corresponding part to
9ae3a8
kvm_get/put_xsave, and vmstate.
9ae3a8
9ae3a8
Signed-off-by: Liu Jinsong <jinsong.liu@intel.com>
9ae3a8
Signed-off-by: Paolo Bonzini <pbonzini@redhat.com>
9ae3a8
(cherry picked from commit 79e9ebebbf2a00c46fcedb6dc7dd5e12bbd30216)
9ae3a8
Signed-off-by: Eduardo Habkost <ehabkost@redhat.com>
9ae3a8
Signed-off-by: Miroslav Rezanina <mrezanin@redhat.com>
9ae3a8
9ae3a8
Conflicts:
9ae3a8
	target-i386/kvm.c
9ae3a8
	target-i386/machine.c
9ae3a8
---
9ae3a8
 target-i386/cpu.c     |  4 ++++
9ae3a8
 target-i386/cpu.h     | 25 ++++++++++++++++++++++---
9ae3a8
 target-i386/kvm.c     | 24 ++++++++++++++++++++++++
9ae3a8
 target-i386/machine.c | 51 +++++++++++++++++++++++++++++++++++++++++++++++++++
9ae3a8
 4 files changed, 101 insertions(+), 3 deletions(-)
9ae3a8
9ae3a8
diff --git a/target-i386/cpu.c b/target-i386/cpu.c
9ae3a8
index 0fd100f..a9e80d9 100644
9ae3a8
--- a/target-i386/cpu.c
9ae3a8
+++ b/target-i386/cpu.c
9ae3a8
@@ -224,6 +224,10 @@ typedef struct ExtSaveArea {
9ae3a8
 static const ExtSaveArea ext_save_areas[] = {
9ae3a8
     [2] = { .feature = FEAT_1_ECX, .bits = CPUID_EXT_AVX,
9ae3a8
             .offset = 0x240, .size = 0x100 },
9ae3a8
+    [3] = { .feature = FEAT_7_0_EBX, .bits = CPUID_7_0_EBX_MPX,
9ae3a8
+            .offset = 0x3c0, .size = 0x40  },
9ae3a8
+    [4] = { .feature = FEAT_7_0_EBX, .bits = CPUID_7_0_EBX_MPX,
9ae3a8
+            .offset = 0x400, .size = 0x10  },
9ae3a8
 };
9ae3a8
 
9ae3a8
 const char *get_register_name_32(unsigned int reg)
9ae3a8
diff --git a/target-i386/cpu.h b/target-i386/cpu.h
9ae3a8
index e9edd3d..7ebdbb3 100644
9ae3a8
--- a/target-i386/cpu.h
9ae3a8
+++ b/target-i386/cpu.h
9ae3a8
@@ -383,9 +383,14 @@
9ae3a8
 
9ae3a8
 #define MSR_VM_HSAVE_PA                 0xc0010117
9ae3a8
 
9ae3a8
-#define XSTATE_FP                       1
9ae3a8
-#define XSTATE_SSE                      2
9ae3a8
-#define XSTATE_YMM                      4
9ae3a8
+#define MSR_IA32_BNDCFGS                0x00000d90
9ae3a8
+
9ae3a8
+#define XSTATE_FP                       (1ULL << 0)
9ae3a8
+#define XSTATE_SSE                      (1ULL << 1)
9ae3a8
+#define XSTATE_YMM                      (1ULL << 2)
9ae3a8
+#define XSTATE_BNDREGS                  (1ULL << 3)
9ae3a8
+#define XSTATE_BNDCSR                   (1ULL << 4)
9ae3a8
+
9ae3a8
 
9ae3a8
 /* CPUID feature words */
9ae3a8
 typedef enum FeatureWord {
9ae3a8
@@ -548,6 +553,7 @@ typedef uint32_t FeatureWordArray[FEATURE_WORDS];
9ae3a8
 #define CPUID_7_0_EBX_ERMS     (1 << 9)
9ae3a8
 #define CPUID_7_0_EBX_INVPCID  (1 << 10)
9ae3a8
 #define CPUID_7_0_EBX_RTM      (1 << 11)
9ae3a8
+#define CPUID_7_0_EBX_MPX      (1 << 14)
9ae3a8
 #define CPUID_7_0_EBX_RDSEED   (1 << 18)
9ae3a8
 #define CPUID_7_0_EBX_ADX      (1 << 19)
9ae3a8
 #define CPUID_7_0_EBX_SMAP     (1 << 20)
9ae3a8
@@ -698,6 +704,16 @@ typedef union {
9ae3a8
     uint64_t q;
9ae3a8
 } MMXReg;
9ae3a8
 
9ae3a8
+typedef struct BNDReg {
9ae3a8
+    uint64_t lb;
9ae3a8
+    uint64_t ub;
9ae3a8
+} BNDReg;
9ae3a8
+
9ae3a8
+typedef struct BNDCSReg {
9ae3a8
+    uint64_t cfgu;
9ae3a8
+    uint64_t sts;
9ae3a8
+} BNDCSReg;
9ae3a8
+
9ae3a8
 #ifdef HOST_WORDS_BIGENDIAN
9ae3a8
 #define XMM_B(n) _b[15 - (n)]
9ae3a8
 #define XMM_W(n) _w[7 - (n)]
9ae3a8
@@ -918,6 +934,9 @@ typedef struct CPUX86State {
9ae3a8
 
9ae3a8
     uint64_t xstate_bv;
9ae3a8
     XMMReg ymmh_regs[CPU_NB_REGS];
9ae3a8
+    BNDReg bnd_regs[4];
9ae3a8
+    BNDCSReg bndcs_regs;
9ae3a8
+    uint64_t msr_bndcfgs;
9ae3a8
 
9ae3a8
     uint64_t xcr0;
9ae3a8
 
9ae3a8
diff --git a/target-i386/kvm.c b/target-i386/kvm.c
9ae3a8
index 97ae345..6d9aa63 100644
9ae3a8
--- a/target-i386/kvm.c
9ae3a8
+++ b/target-i386/kvm.c
9ae3a8
@@ -68,6 +68,7 @@ static bool has_msr_tsc_deadline;
9ae3a8
 static bool has_msr_async_pf_en;
9ae3a8
 static bool has_msr_pv_eoi_en;
9ae3a8
 static bool has_msr_misc_enable;
9ae3a8
+static bool has_msr_bndcfgs;
9ae3a8
 static bool has_msr_kvm_steal_time;
9ae3a8
 static int lm_capable_kernel;
9ae3a8
 static bool has_msr_hv_hypercall;
9ae3a8
@@ -785,6 +786,10 @@ static int kvm_get_supported_msrs(KVMState *s)
9ae3a8
                     has_msr_misc_enable = true;
9ae3a8
                     continue;
9ae3a8
                 }
9ae3a8
+                if (kvm_msr_list->indices[i] == MSR_IA32_BNDCFGS) {
9ae3a8
+                    has_msr_bndcfgs = true;
9ae3a8
+                    continue;
9ae3a8
+                }
9ae3a8
             }
9ae3a8
         }
9ae3a8
 
9ae3a8
@@ -988,6 +993,8 @@ static int kvm_put_fpu(X86CPU *cpu)
9ae3a8
 #define XSAVE_XMM_SPACE   40
9ae3a8
 #define XSAVE_XSTATE_BV   128
9ae3a8
 #define XSAVE_YMMH_SPACE  144
9ae3a8
+#define XSAVE_BNDREGS     240
9ae3a8
+#define XSAVE_BNDCSR      256
9ae3a8
 
9ae3a8
 static int kvm_put_xsave(X86CPU *cpu)
9ae3a8
 {
9ae3a8
@@ -1020,6 +1027,10 @@ static int kvm_put_xsave(X86CPU *cpu)
9ae3a8
     *(uint64_t *)&xsave->region[XSAVE_XSTATE_BV] = env->xstate_bv;
9ae3a8
     memcpy(&xsave->region[XSAVE_YMMH_SPACE], env->ymmh_regs,
9ae3a8
             sizeof env->ymmh_regs);
9ae3a8
+    memcpy(&xsave->region[XSAVE_BNDREGS], env->bnd_regs,
9ae3a8
+            sizeof env->bnd_regs);
9ae3a8
+    memcpy(&xsave->region[XSAVE_BNDCSR], &env->bndcs_regs,
9ae3a8
+            sizeof(env->bndcs_regs));
9ae3a8
     r = kvm_vcpu_ioctl(CPU(cpu), KVM_SET_XSAVE, xsave);
9ae3a8
     return r;
9ae3a8
 }
9ae3a8
@@ -1255,6 +1266,9 @@ static int kvm_put_msrs(X86CPU *cpu, int level)
9ae3a8
                                   MSR_MTRRphysMask(i), env->mtrr_var[i].mask);
9ae3a8
             }
9ae3a8
         }
9ae3a8
+        if (has_msr_bndcfgs) {
9ae3a8
+            kvm_msr_entry_set(&msrs[n++], MSR_IA32_BNDCFGS, env->msr_bndcfgs);
9ae3a8
+        }
9ae3a8
     }
9ae3a8
     if (env->mcg_cap) {
9ae3a8
         int i;
9ae3a8
@@ -1336,6 +1350,10 @@ static int kvm_get_xsave(X86CPU *cpu)
9ae3a8
     env->xstate_bv = *(uint64_t *)&xsave->region[XSAVE_XSTATE_BV];
9ae3a8
     memcpy(env->ymmh_regs, &xsave->region[XSAVE_YMMH_SPACE],
9ae3a8
             sizeof env->ymmh_regs);
9ae3a8
+    memcpy(env->bnd_regs, &xsave->region[XSAVE_BNDREGS],
9ae3a8
+            sizeof env->bnd_regs);
9ae3a8
+    memcpy(&env->bndcs_regs, &xsave->region[XSAVE_BNDCSR],
9ae3a8
+            sizeof(env->bndcs_regs));
9ae3a8
     return 0;
9ae3a8
 }
9ae3a8
 
9ae3a8
@@ -1479,6 +1497,9 @@ static int kvm_get_msrs(X86CPU *cpu)
9ae3a8
     if (has_msr_misc_enable) {
9ae3a8
         msrs[n++].index = MSR_IA32_MISC_ENABLE;
9ae3a8
     }
9ae3a8
+    if (has_msr_bndcfgs) {
9ae3a8
+        msrs[n++].index = MSR_IA32_BNDCFGS;
9ae3a8
+    }
9ae3a8
 
9ae3a8
     if (!env->tsc_valid) {
9ae3a8
         msrs[n++].index = MSR_IA32_TSC;
9ae3a8
@@ -1620,6 +1641,9 @@ static int kvm_get_msrs(X86CPU *cpu)
9ae3a8
         case MSR_IA32_MISC_ENABLE:
9ae3a8
             env->msr_ia32_misc_enable = msrs[i].data;
9ae3a8
             break;
9ae3a8
+        case MSR_IA32_BNDCFGS:
9ae3a8
+            env->msr_bndcfgs = msrs[i].data;
9ae3a8
+            break;
9ae3a8
         default:
9ae3a8
             if (msrs[i].index >= MSR_MC0_CTL &&
9ae3a8
                 msrs[i].index < MSR_MC0_CTL + (env->mcg_cap & 0xff) * 4) {
9ae3a8
diff --git a/target-i386/machine.c b/target-i386/machine.c
9ae3a8
index 4c1ead4..b6be606 100644
9ae3a8
--- a/target-i386/machine.c
9ae3a8
+++ b/target-i386/machine.c
9ae3a8
@@ -63,6 +63,21 @@ static const VMStateDescription vmstate_ymmh_reg = {
9ae3a8
 #define VMSTATE_YMMH_REGS_VARS(_field, _state, _n, _v)                         \
9ae3a8
     VMSTATE_STRUCT_ARRAY(_field, _state, _n, _v, vmstate_ymmh_reg, XMMReg)
9ae3a8
 
9ae3a8
+static const VMStateDescription vmstate_bnd_regs = {
9ae3a8
+    .name = "bnd_regs",
9ae3a8
+    .version_id = 1,
9ae3a8
+    .minimum_version_id = 1,
9ae3a8
+    .minimum_version_id_old = 1,
9ae3a8
+    .fields      = (VMStateField[]) {
9ae3a8
+        VMSTATE_UINT64(lb, BNDReg),
9ae3a8
+        VMSTATE_UINT64(ub, BNDReg),
9ae3a8
+        VMSTATE_END_OF_LIST()
9ae3a8
+    }
9ae3a8
+};
9ae3a8
+
9ae3a8
+#define VMSTATE_BND_REGS(_field, _state, _n)          \
9ae3a8
+    VMSTATE_STRUCT_ARRAY(_field, _state, _n, 0, vmstate_bnd_regs, BNDReg)
9ae3a8
+
9ae3a8
 static const VMStateDescription vmstate_mtrr_var = {
9ae3a8
     .name = "mtrr_var",
9ae3a8
     .version_id = 1,
9ae3a8
@@ -572,6 +587,39 @@ static const VMStateDescription vmstate_msr_hyperv_time = {
9ae3a8
     }
9ae3a8
 };
9ae3a8
 
9ae3a8
+static bool mpx_needed(void *opaque)
9ae3a8
+{
9ae3a8
+    X86CPU *cpu = opaque;
9ae3a8
+    CPUX86State *env = &cpu->env;
9ae3a8
+    unsigned int i;
9ae3a8
+
9ae3a8
+    for (i = 0; i < 4; i++) {
9ae3a8
+        if (env->bnd_regs[i].lb || env->bnd_regs[i].ub) {
9ae3a8
+            return true;
9ae3a8
+        }
9ae3a8
+    }
9ae3a8
+
9ae3a8
+    if (env->bndcs_regs.cfgu || env->bndcs_regs.sts) {
9ae3a8
+        return true;
9ae3a8
+    }
9ae3a8
+
9ae3a8
+    return !!env->msr_bndcfgs;
9ae3a8
+}
9ae3a8
+
9ae3a8
+static const VMStateDescription vmstate_mpx = {
9ae3a8
+    .name = "cpu/mpx",
9ae3a8
+    .version_id = 1,
9ae3a8
+    .minimum_version_id = 1,
9ae3a8
+    .minimum_version_id_old = 1,
9ae3a8
+    .fields      = (VMStateField[]) {
9ae3a8
+        VMSTATE_BND_REGS(env.bnd_regs, X86CPU, 4),
9ae3a8
+        VMSTATE_UINT64(env.bndcs_regs.cfgu, X86CPU),
9ae3a8
+        VMSTATE_UINT64(env.bndcs_regs.sts, X86CPU),
9ae3a8
+        VMSTATE_UINT64(env.msr_bndcfgs, X86CPU),
9ae3a8
+        VMSTATE_END_OF_LIST()
9ae3a8
+    }
9ae3a8
+};
9ae3a8
+
9ae3a8
 const VMStateDescription vmstate_x86_cpu = {
9ae3a8
     .name = "cpu",
9ae3a8
     .version_id = 12,
9ae3a8
@@ -713,6 +761,9 @@ const VMStateDescription vmstate_x86_cpu = {
9ae3a8
             .vmsd = &vmstate_msr_hyperv_time,
9ae3a8
             .needed = hyperv_time_enable_needed,
9ae3a8
         } , {
9ae3a8
+            .vmsd = &vmstate_mpx,
9ae3a8
+            .needed = mpx_needed,
9ae3a8
+        } , {
9ae3a8
             /* empty */
9ae3a8
         }
9ae3a8
     }
9ae3a8
-- 
9ae3a8
1.8.3.1
9ae3a8