|
|
9ae3a8 |
From d7852bf27b3c4bb0fa932d171325c3d386550ebe Mon Sep 17 00:00:00 2001
|
|
|
9ae3a8 |
From: Gerd Hoffmann <kraxel@redhat.com>
|
|
|
9ae3a8 |
Date: Fri, 11 Jul 2014 14:20:35 +0200
|
|
|
9ae3a8 |
Subject: [PATCH 02/43] usb/hcd-xhci: QOM parent field cleanup
|
|
|
9ae3a8 |
MIME-Version: 1.0
|
|
|
9ae3a8 |
Content-Type: text/plain; charset=UTF-8
|
|
|
9ae3a8 |
Content-Transfer-Encoding: 8bit
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
Message-id: <1405088470-24115-3-git-send-email-kraxel@redhat.com>
|
|
|
9ae3a8 |
Patchwork-id: 59826
|
|
|
9ae3a8 |
O-Subject: [RHEL-7.1 qemu-kvm PATCH 02/37] usb/hcd-xhci: QOM parent field cleanup
|
|
|
9ae3a8 |
Bugzilla: 980747
|
|
|
9ae3a8 |
RH-Acked-by: Dr. David Alan Gilbert (git) <dgilbert@redhat.com>
|
|
|
9ae3a8 |
RH-Acked-by: Miroslav Rezanina <mrezanin@redhat.com>
|
|
|
9ae3a8 |
RH-Acked-by: Laszlo Ersek <lersek@redhat.com>
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
From: Andreas Färber <afaerber@suse.de>
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
Replace direct uses of XHCIState::pci_dev with QOM casts and rename it
|
|
|
9ae3a8 |
to parent_obj.
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
Acked-by: Peter Crosthwaite <peter.crosthwaite@xilinx.com>
|
|
|
9ae3a8 |
Signed-off-by: Andreas Färber <afaerber@suse.de>
|
|
|
9ae3a8 |
(cherry picked from commit 9b7d3334d062e8c9e4f1b0ad3df35abb08cd8bf0)
|
|
|
9ae3a8 |
---
|
|
|
9ae3a8 |
hw/usb/hcd-xhci.c | 83 ++++++++++++++++++++++++++++++++-----------------------
|
|
|
9ae3a8 |
1 file changed, 48 insertions(+), 35 deletions(-)
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
Signed-off-by: Miroslav Rezanina <mrezanin@redhat.com>
|
|
|
9ae3a8 |
---
|
|
|
9ae3a8 |
hw/usb/hcd-xhci.c | 83 ++++++++++++++++++++++++++++++++-----------------------
|
|
|
9ae3a8 |
1 file changed, 48 insertions(+), 35 deletions(-)
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
diff --git a/hw/usb/hcd-xhci.c b/hw/usb/hcd-xhci.c
|
|
|
9ae3a8 |
index 8fa1c6e..724c412 100644
|
|
|
9ae3a8 |
--- a/hw/usb/hcd-xhci.c
|
|
|
9ae3a8 |
+++ b/hw/usb/hcd-xhci.c
|
|
|
9ae3a8 |
@@ -446,7 +446,10 @@ typedef struct XHCIInterrupter {
|
|
|
9ae3a8 |
} XHCIInterrupter;
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
struct XHCIState {
|
|
|
9ae3a8 |
- PCIDevice pci_dev;
|
|
|
9ae3a8 |
+ /*< private >*/
|
|
|
9ae3a8 |
+ PCIDevice parent_obj;
|
|
|
9ae3a8 |
+ /*< public >*/
|
|
|
9ae3a8 |
+
|
|
|
9ae3a8 |
USBBus bus;
|
|
|
9ae3a8 |
qemu_irq irq;
|
|
|
9ae3a8 |
MemoryRegion mem;
|
|
|
9ae3a8 |
@@ -662,7 +665,7 @@ static inline void xhci_dma_read_u32s(XHCIState *xhci, dma_addr_t addr,
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
assert((len % sizeof(uint32_t)) == 0);
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
- pci_dma_read(&xhci->pci_dev, addr, buf, len);
|
|
|
9ae3a8 |
+ pci_dma_read(PCI_DEVICE(xhci), addr, buf, len);
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
for (i = 0; i < (len / sizeof(uint32_t)); i++) {
|
|
|
9ae3a8 |
buf[i] = le32_to_cpu(buf[i]);
|
|
|
9ae3a8 |
@@ -680,7 +683,7 @@ static inline void xhci_dma_write_u32s(XHCIState *xhci, dma_addr_t addr,
|
|
|
9ae3a8 |
for (i = 0; i < (len / sizeof(uint32_t)); i++) {
|
|
|
9ae3a8 |
tmp[i] = cpu_to_le32(buf[i]);
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
- pci_dma_write(&xhci->pci_dev, addr, tmp, len);
|
|
|
9ae3a8 |
+ pci_dma_write(PCI_DEVICE(xhci), addr, tmp, len);
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
static XHCIPort *xhci_lookup_port(XHCIState *xhci, struct USBPort *uport)
|
|
|
9ae3a8 |
@@ -707,10 +710,11 @@ static XHCIPort *xhci_lookup_port(XHCIState *xhci, struct USBPort *uport)
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
static void xhci_intx_update(XHCIState *xhci)
|
|
|
9ae3a8 |
{
|
|
|
9ae3a8 |
+ PCIDevice *pci_dev = PCI_DEVICE(xhci);
|
|
|
9ae3a8 |
int level = 0;
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
- if (msix_enabled(&xhci->pci_dev) ||
|
|
|
9ae3a8 |
- msi_enabled(&xhci->pci_dev)) {
|
|
|
9ae3a8 |
+ if (msix_enabled(pci_dev) ||
|
|
|
9ae3a8 |
+ msi_enabled(pci_dev)) {
|
|
|
9ae3a8 |
return;
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
@@ -726,9 +730,10 @@ static void xhci_intx_update(XHCIState *xhci)
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
static void xhci_msix_update(XHCIState *xhci, int v)
|
|
|
9ae3a8 |
{
|
|
|
9ae3a8 |
+ PCIDevice *pci_dev = PCI_DEVICE(xhci);
|
|
|
9ae3a8 |
bool enabled;
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
- if (!msix_enabled(&xhci->pci_dev)) {
|
|
|
9ae3a8 |
+ if (!msix_enabled(pci_dev)) {
|
|
|
9ae3a8 |
return;
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
@@ -739,17 +744,19 @@ static void xhci_msix_update(XHCIState *xhci, int v)
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
if (enabled) {
|
|
|
9ae3a8 |
trace_usb_xhci_irq_msix_use(v);
|
|
|
9ae3a8 |
- msix_vector_use(&xhci->pci_dev, v);
|
|
|
9ae3a8 |
+ msix_vector_use(pci_dev, v);
|
|
|
9ae3a8 |
xhci->intr[v].msix_used = true;
|
|
|
9ae3a8 |
} else {
|
|
|
9ae3a8 |
trace_usb_xhci_irq_msix_unuse(v);
|
|
|
9ae3a8 |
- msix_vector_unuse(&xhci->pci_dev, v);
|
|
|
9ae3a8 |
+ msix_vector_unuse(pci_dev, v);
|
|
|
9ae3a8 |
xhci->intr[v].msix_used = false;
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
static void xhci_intr_raise(XHCIState *xhci, int v)
|
|
|
9ae3a8 |
{
|
|
|
9ae3a8 |
+ PCIDevice *pci_dev = PCI_DEVICE(xhci);
|
|
|
9ae3a8 |
+
|
|
|
9ae3a8 |
xhci->intr[v].erdp_low |= ERDP_EHB;
|
|
|
9ae3a8 |
xhci->intr[v].iman |= IMAN_IP;
|
|
|
9ae3a8 |
xhci->usbsts |= USBSTS_EINT;
|
|
|
9ae3a8 |
@@ -762,15 +769,15 @@ static void xhci_intr_raise(XHCIState *xhci, int v)
|
|
|
9ae3a8 |
return;
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
- if (msix_enabled(&xhci->pci_dev)) {
|
|
|
9ae3a8 |
+ if (msix_enabled(pci_dev)) {
|
|
|
9ae3a8 |
trace_usb_xhci_irq_msix(v);
|
|
|
9ae3a8 |
- msix_notify(&xhci->pci_dev, v);
|
|
|
9ae3a8 |
+ msix_notify(pci_dev, v);
|
|
|
9ae3a8 |
return;
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
- if (msi_enabled(&xhci->pci_dev)) {
|
|
|
9ae3a8 |
+ if (msi_enabled(pci_dev)) {
|
|
|
9ae3a8 |
trace_usb_xhci_irq_msi(v);
|
|
|
9ae3a8 |
- msi_notify(&xhci->pci_dev, v);
|
|
|
9ae3a8 |
+ msi_notify(pci_dev, v);
|
|
|
9ae3a8 |
return;
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
@@ -793,6 +800,7 @@ static void xhci_die(XHCIState *xhci)
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
static void xhci_write_event(XHCIState *xhci, XHCIEvent *event, int v)
|
|
|
9ae3a8 |
{
|
|
|
9ae3a8 |
+ PCIDevice *pci_dev = PCI_DEVICE(xhci);
|
|
|
9ae3a8 |
XHCIInterrupter *intr = &xhci->intr[v];
|
|
|
9ae3a8 |
XHCITRB ev_trb;
|
|
|
9ae3a8 |
dma_addr_t addr;
|
|
|
9ae3a8 |
@@ -811,7 +819,7 @@ static void xhci_write_event(XHCIState *xhci, XHCIEvent *event, int v)
|
|
|
9ae3a8 |
ev_trb.status, ev_trb.control);
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
addr = intr->er_start + TRB_SIZE*intr->er_ep_idx;
|
|
|
9ae3a8 |
- pci_dma_write(&xhci->pci_dev, addr, &ev_trb, TRB_SIZE);
|
|
|
9ae3a8 |
+ pci_dma_write(pci_dev, addr, &ev_trb, TRB_SIZE);
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
intr->er_ep_idx++;
|
|
|
9ae3a8 |
if (intr->er_ep_idx >= intr->er_size) {
|
|
|
9ae3a8 |
@@ -958,9 +966,11 @@ static void xhci_ring_init(XHCIState *xhci, XHCIRing *ring,
|
|
|
9ae3a8 |
static TRBType xhci_ring_fetch(XHCIState *xhci, XHCIRing *ring, XHCITRB *trb,
|
|
|
9ae3a8 |
dma_addr_t *addr)
|
|
|
9ae3a8 |
{
|
|
|
9ae3a8 |
+ PCIDevice *pci_dev = PCI_DEVICE(xhci);
|
|
|
9ae3a8 |
+
|
|
|
9ae3a8 |
while (1) {
|
|
|
9ae3a8 |
TRBType type;
|
|
|
9ae3a8 |
- pci_dma_read(&xhci->pci_dev, ring->dequeue, trb, TRB_SIZE);
|
|
|
9ae3a8 |
+ pci_dma_read(pci_dev, ring->dequeue, trb, TRB_SIZE);
|
|
|
9ae3a8 |
trb->addr = ring->dequeue;
|
|
|
9ae3a8 |
trb->ccs = ring->ccs;
|
|
|
9ae3a8 |
le64_to_cpus(&trb->parameter);
|
|
|
9ae3a8 |
@@ -993,6 +1003,7 @@ static TRBType xhci_ring_fetch(XHCIState *xhci, XHCIRing *ring, XHCITRB *trb,
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
static int xhci_ring_chain_length(XHCIState *xhci, const XHCIRing *ring)
|
|
|
9ae3a8 |
{
|
|
|
9ae3a8 |
+ PCIDevice *pci_dev = PCI_DEVICE(xhci);
|
|
|
9ae3a8 |
XHCITRB trb;
|
|
|
9ae3a8 |
int length = 0;
|
|
|
9ae3a8 |
dma_addr_t dequeue = ring->dequeue;
|
|
|
9ae3a8 |
@@ -1002,7 +1013,7 @@ static int xhci_ring_chain_length(XHCIState *xhci, const XHCIRing *ring)
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
while (1) {
|
|
|
9ae3a8 |
TRBType type;
|
|
|
9ae3a8 |
- pci_dma_read(&xhci->pci_dev, dequeue, &trb, TRB_SIZE);
|
|
|
9ae3a8 |
+ pci_dma_read(pci_dev, dequeue, &trb, TRB_SIZE);
|
|
|
9ae3a8 |
le64_to_cpus(&trb.parameter);
|
|
|
9ae3a8 |
le32_to_cpus(&trb.status);
|
|
|
9ae3a8 |
le32_to_cpus(&trb.control);
|
|
|
9ae3a8 |
@@ -1054,7 +1065,7 @@ static void xhci_er_reset(XHCIState *xhci, int v)
|
|
|
9ae3a8 |
return;
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
dma_addr_t erstba = xhci_addr64(intr->erstba_low, intr->erstba_high);
|
|
|
9ae3a8 |
- pci_dma_read(&xhci->pci_dev, erstba, &seg, sizeof(seg));
|
|
|
9ae3a8 |
+ pci_dma_read(PCI_DEVICE(xhci), erstba, &seg, sizeof(seg));
|
|
|
9ae3a8 |
le32_to_cpus(&seg.addr_low);
|
|
|
9ae3a8 |
le32_to_cpus(&seg.addr_high);
|
|
|
9ae3a8 |
le32_to_cpus(&seg.size);
|
|
|
9ae3a8 |
@@ -1528,7 +1539,7 @@ static int xhci_xfer_create_sgl(XHCITransfer *xfer, int in_xfer)
|
|
|
9ae3a8 |
int i;
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
xfer->int_req = false;
|
|
|
9ae3a8 |
- pci_dma_sglist_init(&xfer->sgl, &xhci->pci_dev, xfer->trb_count);
|
|
|
9ae3a8 |
+ pci_dma_sglist_init(&xfer->sgl, PCI_DEVICE(xhci), xfer->trb_count);
|
|
|
9ae3a8 |
for (i = 0; i < xfer->trb_count; i++) {
|
|
|
9ae3a8 |
XHCITRB *trb = &xfer->trbs[i];
|
|
|
9ae3a8 |
dma_addr_t addr;
|
|
|
9ae3a8 |
@@ -2144,7 +2155,7 @@ static TRBCCode xhci_address_slot(XHCIState *xhci, unsigned int slotid,
|
|
|
9ae3a8 |
assert(slotid >= 1 && slotid <= xhci->numslots);
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
dcbaap = xhci_addr64(xhci->dcbaap_low, xhci->dcbaap_high);
|
|
|
9ae3a8 |
- poctx = ldq_le_pci_dma(&xhci->pci_dev, dcbaap + 8*slotid);
|
|
|
9ae3a8 |
+ poctx = ldq_le_pci_dma(PCI_DEVICE(xhci), dcbaap + 8 * slotid);
|
|
|
9ae3a8 |
ictx = xhci_mask64(pictx);
|
|
|
9ae3a8 |
octx = xhci_mask64(poctx);
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
@@ -2465,7 +2476,7 @@ static TRBCCode xhci_get_port_bandwidth(XHCIState *xhci, uint64_t pctx)
|
|
|
9ae3a8 |
/* TODO: actually implement real values here */
|
|
|
9ae3a8 |
bw_ctx[0] = 0;
|
|
|
9ae3a8 |
memset(&bw_ctx[1], 80, xhci->numports); /* 80% */
|
|
|
9ae3a8 |
- pci_dma_write(&xhci->pci_dev, ctx, bw_ctx, sizeof(bw_ctx));
|
|
|
9ae3a8 |
+ pci_dma_write(PCI_DEVICE(xhci), ctx, bw_ctx, sizeof(bw_ctx));
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
return CC_SUCCESS;
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
@@ -2488,11 +2499,12 @@ static uint32_t xhci_nec_challenge(uint32_t hi, uint32_t lo)
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
static void xhci_via_challenge(XHCIState *xhci, uint64_t addr)
|
|
|
9ae3a8 |
{
|
|
|
9ae3a8 |
+ PCIDevice *pci_dev = PCI_DEVICE(xhci);
|
|
|
9ae3a8 |
uint32_t buf[8];
|
|
|
9ae3a8 |
uint32_t obuf[8];
|
|
|
9ae3a8 |
dma_addr_t paddr = xhci_mask64(addr);
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
- pci_dma_read(&xhci->pci_dev, paddr, &buf, 32);
|
|
|
9ae3a8 |
+ pci_dma_read(pci_dev, paddr, &buf, 32);
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
memcpy(obuf, buf, sizeof(obuf));
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
@@ -2508,7 +2520,7 @@ static void xhci_via_challenge(XHCIState *xhci, uint64_t addr)
|
|
|
9ae3a8 |
obuf[7] = obuf[2] ^ obuf[3] ^ 0x65866593;
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
- pci_dma_write(&xhci->pci_dev, paddr, &obuf, 32);
|
|
|
9ae3a8 |
+ pci_dma_write(pci_dev, paddr, &obuf, 32);
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
static void xhci_process_commands(XHCIState *xhci)
|
|
|
9ae3a8 |
@@ -3372,10 +3384,10 @@ static int usb_xhci_initfn(struct PCIDevice *dev)
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
XHCIState *xhci = XHCI(dev);
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
- xhci->pci_dev.config[PCI_CLASS_PROG] = 0x30; /* xHCI */
|
|
|
9ae3a8 |
- xhci->pci_dev.config[PCI_INTERRUPT_PIN] = 0x01; /* interrupt pin 1 */
|
|
|
9ae3a8 |
- xhci->pci_dev.config[PCI_CACHE_LINE_SIZE] = 0x10;
|
|
|
9ae3a8 |
- xhci->pci_dev.config[0x60] = 0x30; /* release number */
|
|
|
9ae3a8 |
+ dev->config[PCI_CLASS_PROG] = 0x30; /* xHCI */
|
|
|
9ae3a8 |
+ dev->config[PCI_INTERRUPT_PIN] = 0x01; /* interrupt pin 1 */
|
|
|
9ae3a8 |
+ dev->config[PCI_CACHE_LINE_SIZE] = 0x10;
|
|
|
9ae3a8 |
+ dev->config[0x60] = 0x30; /* release number */
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
usb_xhci_init(xhci);
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
@@ -3397,7 +3409,7 @@ static int usb_xhci_initfn(struct PCIDevice *dev)
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
xhci->mfwrap_timer = qemu_new_timer_ns(vm_clock, xhci_mfwrap_timer, xhci);
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
- xhci->irq = xhci->pci_dev.irq[0];
|
|
|
9ae3a8 |
+ xhci->irq = dev->irq[0];
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
memory_region_init(&xhci->mem, "xhci", LEN_REGS);
|
|
|
9ae3a8 |
memory_region_init_io(&xhci->mem_cap, &xhci_cap_ops, xhci,
|
|
|
9ae3a8 |
@@ -3423,18 +3435,18 @@ static int usb_xhci_initfn(struct PCIDevice *dev)
|
|
|
9ae3a8 |
memory_region_add_subregion(&xhci->mem, offset, &port->mem);
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
- pci_register_bar(&xhci->pci_dev, 0,
|
|
|
9ae3a8 |
+ pci_register_bar(dev, 0,
|
|
|
9ae3a8 |
PCI_BASE_ADDRESS_SPACE_MEMORY|PCI_BASE_ADDRESS_MEM_TYPE_64,
|
|
|
9ae3a8 |
&xhci->mem);
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
- ret = pcie_endpoint_cap_init(&xhci->pci_dev, 0xa0);
|
|
|
9ae3a8 |
+ ret = pcie_endpoint_cap_init(dev, 0xa0);
|
|
|
9ae3a8 |
assert(ret >= 0);
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
if (xhci->flags & (1 << XHCI_FLAG_USE_MSI)) {
|
|
|
9ae3a8 |
- msi_init(&xhci->pci_dev, 0x70, xhci->numintrs, true, false);
|
|
|
9ae3a8 |
+ msi_init(dev, 0x70, xhci->numintrs, true, false);
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
if (xhci->flags & (1 << XHCI_FLAG_USE_MSI_X)) {
|
|
|
9ae3a8 |
- msix_init(&xhci->pci_dev, xhci->numintrs,
|
|
|
9ae3a8 |
+ msix_init(dev, xhci->numintrs,
|
|
|
9ae3a8 |
&xhci->mem, 0, OFF_MSIX_TABLE,
|
|
|
9ae3a8 |
&xhci->mem, 0, OFF_MSIX_PBA,
|
|
|
9ae3a8 |
0x90);
|
|
|
9ae3a8 |
@@ -3446,6 +3458,7 @@ static int usb_xhci_initfn(struct PCIDevice *dev)
|
|
|
9ae3a8 |
static int usb_xhci_post_load(void *opaque, int version_id)
|
|
|
9ae3a8 |
{
|
|
|
9ae3a8 |
XHCIState *xhci = opaque;
|
|
|
9ae3a8 |
+ PCIDevice *pci_dev = PCI_DEVICE(xhci);
|
|
|
9ae3a8 |
XHCISlot *slot;
|
|
|
9ae3a8 |
XHCIEPContext *epctx;
|
|
|
9ae3a8 |
dma_addr_t dcbaap, pctx;
|
|
|
9ae3a8 |
@@ -3461,7 +3474,7 @@ static int usb_xhci_post_load(void *opaque, int version_id)
|
|
|
9ae3a8 |
continue;
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
slot->ctx =
|
|
|
9ae3a8 |
- xhci_mask64(ldq_le_pci_dma(&xhci->pci_dev, dcbaap + 8*slotid));
|
|
|
9ae3a8 |
+ xhci_mask64(ldq_le_pci_dma(pci_dev, dcbaap + 8 * slotid));
|
|
|
9ae3a8 |
xhci_dma_read_u32s(xhci, slot->ctx, slot_ctx, sizeof(slot_ctx));
|
|
|
9ae3a8 |
slot->uport = xhci_lookup_uport(xhci, slot_ctx);
|
|
|
9ae3a8 |
assert(slot->uport && slot->uport->dev);
|
|
|
9ae3a8 |
@@ -3486,9 +3499,9 @@ static int usb_xhci_post_load(void *opaque, int version_id)
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
for (intr = 0; intr < xhci->numintrs; intr++) {
|
|
|
9ae3a8 |
if (xhci->intr[intr].msix_used) {
|
|
|
9ae3a8 |
- msix_vector_use(&xhci->pci_dev, intr);
|
|
|
9ae3a8 |
+ msix_vector_use(pci_dev, intr);
|
|
|
9ae3a8 |
} else {
|
|
|
9ae3a8 |
- msix_vector_unuse(&xhci->pci_dev, intr);
|
|
|
9ae3a8 |
+ msix_vector_unuse(pci_dev, intr);
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
}
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
@@ -3593,8 +3606,8 @@ static const VMStateDescription vmstate_xhci = {
|
|
|
9ae3a8 |
.version_id = 1,
|
|
|
9ae3a8 |
.post_load = usb_xhci_post_load,
|
|
|
9ae3a8 |
.fields = (VMStateField[]) {
|
|
|
9ae3a8 |
- VMSTATE_PCIE_DEVICE(pci_dev, XHCIState),
|
|
|
9ae3a8 |
- VMSTATE_MSIX(pci_dev, XHCIState),
|
|
|
9ae3a8 |
+ VMSTATE_PCIE_DEVICE(parent_obj, XHCIState),
|
|
|
9ae3a8 |
+ VMSTATE_MSIX(parent_obj, XHCIState),
|
|
|
9ae3a8 |
|
|
|
9ae3a8 |
VMSTATE_STRUCT_VARRAY_UINT32(ports, XHCIState, numports, 1,
|
|
|
9ae3a8 |
vmstate_xhci_port, XHCIPort),
|
|
|
9ae3a8 |
--
|
|
|
9ae3a8 |
1.8.3.1
|
|
|
9ae3a8 |
|