Johnny Hughes
2019-02-04 c1f36c28393a7bb126cbf436cd6a4077a5b5c313
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
From 8640f0bae756590eefc23c8987465ad1f843d02c Mon Sep 17 00:00:00 2001
From: Yan Markman <ymarkman@marvell.com>
Date: Mon, 5 Mar 2018 15:16:52 +0100
Subject: [PATCH 32/46] net: mvpp2: use a data size of 10kB for Tx FIFO on port
 0
 
This patch sets the Tx FIFO data size on port 0 to 10kB. This prepares
the PPv2 driver for the Jumbo frame support addition as the hardware
will need big enough Tx FIFO buffers when dealing with frames going
through an interface with an MTU of 9000.
 
Signed-off-by: Yan Markman <ymarkman@marvell.com>
[Antoine: commit message, small reworks.]
Signed-off-by: Antoine Tenart <antoine.tenart@bootlin.com>
Signed-off-by: David S. Miller <davem@davemloft.net>
 
(cherry picked from commit 93ff130f1c2bae00c0378f065e441e988b0cd1e7)
Signed-off-by: Marcin Wojtas <mw@semihalf.com>
---
 drivers/net/ethernet/marvell/mvpp2.c | 27 ++++++++++++++++++++++-----
 1 file changed, 22 insertions(+), 5 deletions(-)
 
diff --git a/drivers/net/ethernet/marvell/mvpp2.c b/drivers/net/ethernet/marvell/mvpp2.c
index c7b8093..c37d2be 100644
--- a/drivers/net/ethernet/marvell/mvpp2.c
+++ b/drivers/net/ethernet/marvell/mvpp2.c
@@ -44,6 +44,7 @@
 #define MVPP2_RX_ATTR_FIFO_SIZE_REG(port)    (0x20 + 4 * (port))
 #define MVPP2_RX_MIN_PKT_SIZE_REG        0x60
 #define MVPP2_RX_FIFO_INIT_REG            0x64
+#define MVPP22_TX_FIFO_THRESH_REG(port)        (0x8840 + 4 * (port))
 #define MVPP22_TX_FIFO_SIZE_REG(port)        (0x8860 + 4 * (port))
 
 /* RX DMA Top Registers */
@@ -542,6 +543,11 @@
 /* TX FIFO constants */
 #define MVPP22_TX_FIFO_DATA_SIZE_10KB        0xa
 #define MVPP22_TX_FIFO_DATA_SIZE_3KB        0x3
+#define MVPP2_TX_FIFO_THRESHOLD_MIN        256
+#define MVPP2_TX_FIFO_THRESHOLD_10KB    \
+    (MVPP22_TX_FIFO_DATA_SIZE_10KB * 1024 - MVPP2_TX_FIFO_THRESHOLD_MIN)
+#define MVPP2_TX_FIFO_THRESHOLD_3KB    \
+    (MVPP22_TX_FIFO_DATA_SIZE_3KB * 1024 - MVPP2_TX_FIFO_THRESHOLD_MIN)
 
 /* RX buffer constants */
 #define MVPP2_SKB_SHINFO_SIZE \
@@ -8456,14 +8462,25 @@ static void mvpp22_rx_fifo_init(struct mvpp2 *priv)
     mvpp2_write(priv, MVPP2_RX_FIFO_INIT_REG, 0x1);
 }
 
-/* Initialize Tx FIFO's */
+/* Initialize Tx FIFO's: the total FIFO size is 19kB on PPv2.2 and 10G
+ * interfaces must have a Tx FIFO size of 10kB. As only port 0 can do 10G,
+ * configure its Tx FIFO size to 10kB and the others ports Tx FIFO size to 3kB.
+ */
 static void mvpp22_tx_fifo_init(struct mvpp2 *priv)
 {
-    int port;
+    int port, size, thrs;
 
-    for (port = 0; port < MVPP2_MAX_PORTS; port++)
-        mvpp2_write(priv, MVPP22_TX_FIFO_SIZE_REG(port),
-                MVPP22_TX_FIFO_DATA_SIZE_3KB);
+    for (port = 0; port < MVPP2_MAX_PORTS; port++) {
+        if (port == 0) {
+            size = MVPP22_TX_FIFO_DATA_SIZE_10KB;
+            thrs = MVPP2_TX_FIFO_THRESHOLD_10KB;
+        } else {
+            size = MVPP22_TX_FIFO_DATA_SIZE_3KB;
+            thrs = MVPP2_TX_FIFO_THRESHOLD_3KB;
+        }
+        mvpp2_write(priv, MVPP22_TX_FIFO_SIZE_REG(port), size);
+        mvpp2_write(priv, MVPP22_TX_FIFO_THRESH_REG(port), thrs);
+    }
 }
 
 static void mvpp2_axi_init(struct mvpp2 *priv)
-- 
2.7.4